Ir al contenido principal

Contador regresivo simple

LABORATORIO 8
CONTADOR REGRESIVO SIMPLE

1. OBJETIVOS
  • Implementación de circuitos temporizadores.
  • Implementación de circuitos generadores de clock.
  • Implementación de circuito contador utilizando temporizadores y generadores de clock.
2. MARCO TEÓRICO
A. Temporizador NE555

En un circuito integrado o chip se montan en un mismo componente varios transistores, diodos, condensadores o resistencias, es decir, todos los elementos necesarios para que un circuito realice la función para la que ha sido diseñado. En este caso, con el CI 555, lo que tenemos es un circuito temporizador, que puede trabajar tanto de forma monoestable (activa un circuito durante un período de tiempo determinado) o astable (se activa y desactiva cada cierto tiempo, a una frecuencia determinada). 

Este chip fue creado en el año 1972 con el nombre SE555/NE555 y fue llamado "The IC Time Machine”,o sea, la Máquina del Tiempo en Circuito Integrado.


Función biestable
Pins Trigger y Reset del integrado se conectan a Vcc a través de dos resistencias, y de esta manera siempre están "high" (1). Los dos pulsadores se conectan entre estos pins y GND, de manera que si los mantenemos presionados la salida será "low" (0).
Inicialmente, los dos salidas de los comparadores son 0, asi la salida del flip-flop y la del 555 son 0.
Si presionamos el pulsador del Trigger, el estado de la entrada en Trigger será baja, y el comparador tendrá salida alta y esto hará que la salida negada del flip-flop sea baja. La bloque de salida  invertirá esto, y la salida final del 555 será alto.
La salida permanecerá alta incluso si el pulsador del Trigger no está presionado debido a que en ese caso las entradas del flip-flop R y S serán 0 lo que significa que el flip-flop no cambiará el estado previo. Para obtener una salida baja, necesitamos presionar el pulsador de Reset, lo cual reiniciará el flip-flop y el integrado completamente.

Función monoestable
En este caso el circuito entrega un solo pulso de un ancho establecido por el diseñador.
El esquema de conexión es el que se muestra. La fórmula para calcular el tiempo de duración (tiempo en el que la salida está en nivel alto) es:
 T = \ln(3) \cdot R \cdot C
 T \approx 1,1 \cdot R \cdot C
La entrada Trigger se mantiene en 1 al conectarla a Vcc en serie con un resistor. Esto significa que el comparador del trigger tendrña salida 0 en la entrada S del flip-flop. Por otro lado, el pin threshold está bajo y hace que su comparador estén en 0 también. El pin threshold está en 0 debido a que la salida Q negada del flip-flop está en 1, lo que mantiene el transistor de descarga activo, así el voltaje de la fuente va a GND a través del transistor.

Para cambiar el estado de la salida del timer 555 a 1, necesitamos presionar el pulsador en el pin trigger. Eso conectará el pin trigger a GND, o el estado de entrada será 0, así el comparador tendrá salida 1 para la entrada S del flip-flop. Esto causará que la salida Q-negada sea 0 y el temporizador 555 tenga salida alta. Al mismo tiempo, nos daremos cuenta que el transistor de descarga está apagado, así que el capacitor C1 empezará a cargar a través de la resistencia R1.



Función astable
Este tipo de funcionamiento se caracteriza por una salida con forma de onda cuadrada (o rectangular) continua de ancho predefinido por el diseñador del circuito. El esquema de conexión es el que se muestra. La señal de salida tiene un nivel alto por un tiempo t1 y un nivel bajo por un tiempo t2. La duración de estos tiempos dependen de los valores de R1, R2 y C, según las fórmulas siguientes:
t_1 = \ln(2)\cdot (R1+R2) \cdot C
t_1\approx 0,693 \cdot (R1+R2) \cdot C
y
t_2 = \ln(2)\cdot R2 \cdot C
t_2\approx 0,693 \cdot R2 \cdot C
La frecuencia con que la señal de salida oscila está dada por la fórmula:<br /><br /><br />
f \approx \frac{1}{0,693 \cdot C \cdot (R1+2 \cdot R2)}<br /><br /><br />
el período es simplemente: T = \frac{1}{f}
También decir que si lo que queremos es un generador con frecuencia variable, debemos variar la capacidad del condensador, ya que si el cambio lo hacemos mediante los resistores R1 y/o R2, también cambia el ciclo de trabajo o ancho de pulso (D) de la señal de salida según la siguiente expresión:
<br /><br /><br />
D = \frac{R1+R2}{(R1+2 \cdot R2)}<br /><br /><br />
Hay que recordar que el período es el tiempo que dura la señal hasta que ésta se vuelve a repetir (Tb – Ta).
CORRECCIÓN: Para realizar un ciclo de trabajo igual al 50% se necesita colocar el resistor R1 entre la fuente de alimentación y la patilla 7; desde la patilla 7 hacia el condensador se coloca un diodo con el ánodo apuntando hacia el condensador, después de esto se coloca un diodo con el cátodo del lado del condensador seguido del resistor R2 y este en paralelo con el primer diodo, además de esto los valores de los resistores R1 y R2 tienen que ser de la misma magnitud.

B. Contador Ascendente/ Descendente 74LS192

El SN74LS192 es un contador de décadas Up/Dw en BCD (8421) y es el SN74LS193 es un contador binario de 4 bits Up/Dw. Utiliza entradas separadas de reloj, contador adelante y contador atrás, en el modo de conteo, los circuitos funcionan de forma síncrona. Cambio sincrónico del estado de las salidas con la transición BAJO a ALTO en las entradas de reloj. El funcionamiento síncrono es proporcionado, por tener todos los registros flip-flops simultáneos, de modo que las salidas, cambian juntas según la lógica de control. Este modo de funcionamiento, elimina los picos de conteo de salida que, normalmente se asocian con los contadores asíncronos (ondulación de reloj). Las entradas y salidas son totalmente compatibles con dispositivos TTL, NMOS y CMOS, con un ancho de operatividad de 4,5V a 5,5V.

En la imagen se muestra el diagrama de los circuitos integrados 74LS192/LS193 así como sus homólogos 74HCTLS192/LS193. Ambos, contadores Decimal/Binario son reversibles, síncronos de 4 bits, Up/Dw, (formados por 4 flip-flops principal - secundario, junto a su lógica), todos están concebidos para minimizar la lógica adicional entre etapas, cuando estos trabajan en cascada. De la misma familia se puede encontrar dispositivos similares el 74LS190/LS191.

Las salidas de los cuatro flip-flops maestro-esclavo se disparan por una transición de nivel BAJO a ALTO de cualquiera de las entradas de conteo (reloj). La dirección de conteo se determina, según la entrada de conteo que es pulsada, mientras que la otra entrada de conteo se mantiene alta.

El circuito integrado 74LS192, dispone de cuatro entradas de datos (Da - Dd) para cargar las salidas (Qa - Qd) a un determinado estado, aplicando los datos a dichas entradas. Se aplica el nivel bajo L a la patilla 11 de carga ('load'), esta operación de carga es independiente del nivel de reloj y del estado del contador, a partir de haber aplicado el nivel bajo, en la salida del contador, se tendrán los datos de carga en las salidas (Qa, Qb, Qc, Qd). Y a partir de este momento según el nivel aplicado en la entrada de reloj Up/Dw, así hará avanzar o retroceder el contador, hará cambiar el estado previo de las salidas.

En la imagen siguiente, se aprecian la posición y nombre de los pines del CI. Este dispositivo contador tiene dos entradas de reloj; la de conteo ascendente (subida, patilla 5) y la de conteo descendente (bajada, patilla 4). La cuenta se produce durante la transición del nivel L a nivel H en cualquiera de estas dos entradas que cambiará el estado de la cuenta, según el nivel aplicado en estas entradas Eu (5) y Ed (4).

La entrada de PAC (puesta a cero, patilla 14, Clear) permite situar las salidas del contador, en el estado 0, cuando se le aplica el nivel H. Esta entrada es igualmente independiente del nivel aplicado en las entradas de carga o de las de conteo, bien ascendente o descendente.

La salida acreedora (descuento o 'Borrow', patilla13) producirá un impulso de longitud similar al de conteo, cuando el contador alcance el estado 0 y pase a 9. En cambio la salida acarreo ('Carry', patilla 12) producirá un impulso de longitud similar al de conteo, cuando el contador alcance el estado máximo 9 y salte a 0, en el caso del CI 74LS193, por ser binario, lo hará cuando la salida pase de 1111 (F) a 0.

C. Decodificador BCD a 7-SEG 7447/7448

El circuito integrado 7447 es un circuito que decodifica señales binarias de 4 bits en unas lineas de salida que posterior mente pueden ser representadas por un display de 7 segmentos mostrando los dígitos decimales. A continuación se muestra el datasheet del C.I. 7447 donde se puede observar que los pines 7,1,2 y 6 funcionan como entradas de un numero binario, mientras los pines 9,10,11,12,13,14,15 pertenecen a las lineas de salida y a cada uno de estos pines le corresponde un segmento del display. También se encuentran los pines de alimentación 16+ y 8- y los pines de control.



D. Display 7-Segmentos

El display 7 segmentos es un componente electrónico muy utilizado para representar visualmente números y letras, es de gran utilidad dado su simpleza para implementar en cualquier proyecto electrónico.
Esta compuesto por 7 dispositivos lumínicos(Led) que forman un “8”, de esta forma controlando el encendido y apagado de cada led, podremos representar el numero o letra que necesitamos.
Existen dos tipos de display de 7 segmentos, su principal diferencia es la conexión que debemos implementar para encenderlos, estos dos tipos se conocen como Anodo común y Catodo común.
En los 7 segmentos de Cátodo Común, el punto circuital en común para todos los Led es el Cátodo (Gnd), cero volt, Mientras que el Ánodo común el punto de referencia es Vcc (5 volt).
Teniendo en cuenta estas consideraciones la forma de encender los led debe realizase de diferente manera en función de que elemento tengamos (Ánodo o Cátodo común).
Cada Led trabaja con tensiones y corrientes bajas por lo tanto se pueden conectar directamente a compuertas lógicas o pines de salida de un micro controlador, igualmente siempre es recomendable para aumentar la vida util de los mismos, conectarle una resistencia en serie entre el pin de salida del micro controlador y el de entra del 7 segmentos, la intensidad lumínica en este caso dependerá del valor de la resistencia agregada.


3. VIDEO:
En el video se hablaron de los siguientes puntos:

  • Contador con Oscilador Astable.
  • Contador descendente y ascendente con Oscilador Monoestable.
  • Contador descendente (Reto del Laboratorio)



4. OBSERVACIONES

  - Tuvimos que utilizar los los dos funciones de temporizadores para realizar el circuito de oscilador astable y mono estable. 
  - Verificar la continuidad de los jumper y el buen estado de los componentes que se utilizaran en el laboratorio.
  -Simular el circuito en alguna plataforma para ver el funcionamiento y las conexiones des este, así se contratiempos cuando se implemente.
  - Antes de energizar el circuito verifica las conexiones para evitar quemar algún componente.
  - Hacer los cálculos correspondientes para hallar el tiempo que dará el pulso el Oscilador Astable como Monoestable para poder escoger las resistencias y capacitores adecuados.



5. CONCLUSIONES

  - Implementamos circuitos temporizadores en especial el NE555 y usando sus diferentes funciones como biestable y monoestable. 

  - Logramos implementar un circuito generador de clock para un eficiente resultado como de ascendente a descendente y viceversa. 

  - Se vio el funcionamiento de un circuito contador junto con una combinacional y sus aplicaciones.

  - Se logró implementar utilizando circuito contador  utilizando temporizadores y generadores de clock en este caso el NE555 junto con un 75 LS 192 y dando una respuesta en el displays de 7 segmentos acompañado de un buzzer. 
  
  -  Se logro implementar un circuito contador que cumpla con las condiciones propuestas en el laboratorio.

6. Foto Grupal:

Comentarios

Publicar un comentario

Entradas populares de este blog

Circuitos Contadores con Flip-Flops

LABORATORIO 6 CIRCUITOS CONTADORES CON FLIP-FLOPS 1. OBJETIVOS Implementación de circuitos monoestables. Implementación de circuitos contadores con Flip Flops JK. Utilizar un simulador para comprobar el comportamiento de los mismos. 2. MARCO TEÓRICO Los circuitos secuenciales se pueden dividir en síncronos y asíncronos.    1. Síncronos: las entradas, salidas y los estados internos se muestrean en instantes        de tiempo definidos que son controlados por una señal de reloj.    2. Asíncronos: los circuitos responden a cambios en las entradas que se pueden        producir en cualquier momento. 2.1. LATCH El latch es un tipo de dispositivo de almacenamiento temporal de dos estados (biestable). A. Latch R-S con puertas NOR El latch R-S (Reset-Set) con entrada activa a nivel alto es un tipo de dispositivo lógico biestable con dos salidas Q Q' (una la complementaria de la otra), compuesto d...

Temporizadores y Generadores de Reloj

LABORATORIO 7: TEMPORIZADORES Y GENERADORES DE RELOJ 1. OBJETIVOS Implementación de circuitos temporizadores. Implementación de circuitos generadores de clock. Implementación de circuito contador utilizando temporizadores y generadores de clock. 2. MARCO TEÓRICO A.  Temporizador NE555 En un circuito integrado o chip se montan en un mismo componente varios transistores, diodos, condensadores o resistencias, es decir, todos los elementos necesarios para que un circuito realice la función para la que ha sido diseñado. En este caso, con el CI 555, lo que tenemos es un circuito temporizador, que puede trabajar tanto de forma monoestable (activa un circuito durante un período de tiempo determinado) o astable (se activa y desactiva cada cierto tiempo, a una frecuencia determinada).  Este chip fue creado en el año 1972 con el nombre SE555/NE555 y fue llamado "The IC Time Machine”,o sea, la Máquina del Tiempo en Circuito Integrado. Función mon...